福师1103考试批次《计算机组成原理》复习题一
一、单项选择题(每小题2分,共20分)
1、CRT的分辨率为1024×1024像数,像数的颜色数为256,则刷新存储器容量是( )
A.512KB B.1MB C.256MB D.8MB
2、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为( )。 A.数据处理 B.辅助设计 C.实时控制 D.数值计算
3、现代计算机的运算器一般通过总线结构来组织,在下面的总线结构运算器中,单总线结构的操作速度最慢,而( )的操作速度最快。 A.双总线结构 B.多总线结构C.单总线结构 D.三总线结构 4、虚拟存储器是建立在多层次存储结构上,用来解决( )的问题。 A.存储 B.外存 C.主存容量不足 D.外存容量不足 5、浮点数的表示范围和精度取决于( ) A.阶码的位数和尾数的位数 B.阶码的位数和尾数采用的编码 C.阶码采用的编码和尾数采用的编码 D. 阶码采用的编码和尾数的位数
6. 某单片机的系统程序,不允许用户在执行时改变,则可以选用( )作为存储芯片。 A. SRAM B. cache C. 辅助存储器 D. 闪速存储器
7. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为( )。 A. EA=(X)+(D) B. EA=((X)+(D)) C. EA=(X)+D D. EA=((X)+D)
8. 下述I/O控制方式中,主要由程序实现的是( )。 A. PPU(外围处理机)方式 B. 通道方式 C. 中断方式 D. DMA方式
9. 系统总线中地址线的功能是( )。 A. 用于选择主存单元地址 B. 用于选择进行信息传输的设备
C. 用于指定主存和I/O设备接口电路的地址 D. 用于选择外存地址 10. 多处理机实现( )级的并行。 A. 指令 B. 任务或过程 C. 作业或程序 D. 指令内部
二、改错题(针对各小题的题意,改正其结论中错误或补充其不足。每小题2分,共10分)
1、微程序控制器相比,组合逻辑控制器的速度较慢。
2、为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,不用进行现场保护操作。
3、程序计数器PC用来指示从外存中取指令。
4、定点表示法,小数点在数中的位置是固定的;浮点表示法,小数点在数中的
位置是浮动的。 5、对于浮点数,当字长一定时,分给阶码的位数越少,则表示数的范围越大。 三、名词解释(每小题4分,共20分) 1、ALU 2、RISC 3、DMA 4、Cache 5、指令周期
四、简答题(每小题5分,共20分) 1、简述运算器的功能。 2、简述主存和辅存的区别。
3、存储器容量为32字,字长64位,模块数m = 8,用交叉方式进行组织。存储周期T = 200ns, 数据总线宽度为64位,总线传输周期τ = 50ns。问该存储器的带宽是多少?
4、指令和数据均存放在内存中,CPU如何从时间和空间上区分它们是指令还是数据?
五、计算题(10分)
设机器字长为8位(含1位符号位),用补码运算规则计算: A=19/32,B=-17/128,求A-B 六、设计题(每题10分,共20分)
1、已知指令字长为16位,每个地址码为4位,采用扩展操作码的方式,设计15条三地址指令、15条二地址指令、15条一地址指令、16条零地址指令,请写出该指令系统的操作码的设计方案。
2、某计算机字长为32位,主存容量为64K字,采用单字长单地址指令,共有40条指令。试采用直接、立即、变址,相对四种寻址方式设计指令格式。
福师1103考试批次《计算机组成原理》复习题一参考答案
一、单项选择题
1 B 2 A 3 B 4 C 5 A 6 D 7 C 8 C 9 C 10 C 主观题答案仅供参考
二、对错题
1、错误。微程序控制器速度较慢 2、错误。必须进行现场保护操作。
3、错误。程序计数器PC用来保存将要执行的下一个条指令的地址。 4、正确。
5、错误。当机器字长一定时,分给阶码的位数越多,尾数占用的位数就越少,则数的表示范围越大,而尾数占用的位数减少,必然会减少数的有效数位,即影响数的精度。
三、名词解释 1、ALU
计算机中执行各种算术和逻辑运算操作的部件。运算器的基本操作包括加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、比较和传送等操作,亦称算术逻辑部件(ALU)。 2、RISC
RISC(精简指令集计算机)是一种执行较少类型计算机指令的微处理器 3、DMA
DMA即直接存储器存取,是一种快速传送数据的机制。数据传递可以从适配卡到内存,从内存到适配卡或从一段内存到另一段内存。DMA技术的重要性在于,利用它进行数据传送时不需要CPU的参与。 4、Cache
cache是一个高速小容量的临时存储器,可以用高速的静态存储器芯片实现,或者集成到CPU芯片内部,存储CPU最经常访问的指令或者操作数据。 5、指令周期
CPU从内存取出一条指令并执行这条指令的时间总和。 四、简答题
1、运算器:计算机中执行各种算术和逻辑运算操作的部件。运算器的基本操作包括加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、比较
和传送等操作,亦称算术逻辑部件(ALU)。计算机运行时,运算器的操作和操作种类由控制器决定。运算器处理的数据来自存储器;处理后的结果数据通常送回存储器,或暂时寄存在运算器中。
2、主存存放计算机运行期间的大量程序和数据,存取速度较快,存储容量不大。 辅存存放系统程序和大型数据文件及数据库,存储容量大,位成本低,但速度较慢。
3、连续读出 m=8 个字的信息量是:q = 64位×8 = 512位
连续读出 8 个字所需的时间是:t = T + (m – 1)τ = 200 + 7×50 = 5.5×10-7s交叉存储器的带宽是: W = q/t = 512/(5.5×10-7s) ≈ 93×107 位/s
4、从时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”。从空间上讲,从内存读出指令流流向控制器(指令寄存器)。从内存读出数据流流向运算器(通用寄存器)。 五、计算题
A=19/32=(0.100 1100)2 B= -17/128=(-0.001 0001)2 [A]补=0.100 1100
[B]补=1.110 1111 [-B]补=0.001 0001
[A-B]补= 0. 1 0 0 1 1 0 0 + 0. 0 0 1 0 0 0 1 0. 1 0 1 1 1 0 1 ——无溢出 A-B=(0.101 1101)2 = 93/128
六、设计题 1、
对于三地址指令,操作码长度为(16-4×3)=4位;
对于双地址指令,操作码长度为(16-4×2)=8位,可扩展4位; 对于单地址指令,操作码长度为(16-4)=12位,可扩展4位; 对于零地址指令,操作码长度为32位,可扩展位为20位。 至此,均可达到要求。
2、40条指令至少需要操作码字段6位,所以剩下的长度为26位。主存的容量为64M字,则循着模式(X)2位,格式如下:
31 26 25 24 23 0
OP X D
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库福师1103考试批次《计算机组成原理》复习题在线全文阅读。
相关推荐: