A.2 B.3 C.4 D.10
二、判断题(正确打√,错误的打×)
1.同步时序电路由组合电路和存储器两部分组成。( ) 2.组合电路不含有记忆功能的器件。( ) 3.时序电路不含有记忆功能的器件。( ) 4.同步时序电路具有统一的时钟CP控制。( ) 5.异步时序电路的各级触发器类型不同。( )
6.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。( ) 7.环形计数器如果不作自启动修改,则总有孤立状态存在。( ) 8.计数器的模是指构成计数器的触发器的个数。( ) 9.计数器的模是指对输入的计数脉冲的个数。( )
10.D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。( ) 11.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来
实现其电路,则不需检查电路的自启动性。( )
12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。( ) 13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步
二进制计数器。( )
14.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的
过渡状态,不能稳定而是立刻变为0状态。( )
三、填空题
1.寄存器按照功能不同可分为两类: 寄存器和 寄存器。 2.数字电路按照是否有记忆功能通常可分为两类: 、 。 3.由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。
4.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。
第七章答案一、选择题
1. A 2. D 3. C 4. D 5. B 6. A 7. B 8. B 9. B 10. 11. 12. D D A
13. B 14. AB 15. A 16. C
二、判断题
1.√ 2.√ 3.√ 4.√ 5.× 6.× 7.√ 8.× 9.× 10.× 11.√ 12.× 13.× 14.√
三、填空题
1. 移位 数码
2. 组合逻辑电路 时序逻辑电路 3. 4
4. 同步 异步
第八章(选择、判断共20题)
一、选择题
1.一个无符号8位数字量输入的DAC,其分辨率为 位。 A.1 B.3 C.4 D.8
2.一个无符号10位数字输入的DAC,其输出电平的级数为 。 A.4 B.10 C.1024 D.2
10
3.一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为 。A.4KΩ B.5KΩ C.10KΩ D.20KΩ
4.4位倒T型电阻网络DAC的电阻网络的电阻取值有 种。 A.1 B.2 C.4 D.8
5.为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高
频率fImax的关系是 。
A. fs≥fImax B. fs≤fImax C. fs≥2fImax D. fs≤2fImax
6.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称
为 。
A.采样 B.量化 C.保持 D.编码 7.用二进制码表示指定离散电平的过程称为 。 A.采样 B.量化 C.保持 D.编码
8.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 。A.采样 B.量化 C.保持 D.编码 9.若某ADC取量化单位△=
18V并规定对于输入电压u1REF,I,在0≤uI<8VREF时,认为输入的模拟电压为0V,输出的二进制数为000,则
58V≤u6REFI<8VREF时,输出的二进制数为 。
A.001 B.101 C.110 D.111
10.以下四种转换器, 是A/D转换器且转换速度最高。 A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器
二、判断题(正确打√,错误的打×)
8. 权电阻网络D/A转换器的电路简单且便于集成工艺制造,因此被广泛使用。( ) 9. D/A转换器的最大输出电压的绝对值可达到基准电压VREF。( )
10. D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。( ) 11. D/A转换器的位数越多,转换精度越高。( )
12. A/D转换器的二进制数的位数越多,量化单位△越小。( ) 13. A/D转换过程中,必然会出现量化误差。( )
14. A/D转换器的二进制数的位数越多,量化级分得越多,量化误差就可以减小到0。( ) 15. 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。( ) 16. 双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。( ) 17. 采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。( )
三、填空题
1.将模拟信号转换为数字信号,需要经过 、
第八章答案
一、选择题
1. D 2. CD 3. B 4. B 5. C 6. A 7. D 8. B 9. B 10. A
二、判断题
1.× 2.× 3.√ 4.√ 5.√ 6.√ 7.× 8.√ 9.√ 10.√
三、填空题
1.采样 保持 量化 编码
第九章(选择、判断共25题)
一、选择题
1.一个容量为1K×8的存储器有 个存储单元。
A.8 B.8K C.8000 D.8192
2.要构成容量为4K×8的RAM,需要 片容量为256×4的RAM。 A.2 B.4 C.8 D.32 3.寻址容量为16K×8的RAM需要 根地址线。 A.4 B.8 C.14 D.16 E.16K
4.若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即
字线加位线)共有 条。
A.8 B.16 C.32 D.256
5.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为 。 A.8×3 B.8K×8 C.256×8 D. 256×256 6.采用对称双地址结构寻址的1024×1的存储矩阵有 。
A.10行10列 B.5行5列 C.32行32列 D.1024行1024列 7.随机存取存储器具有 功能。
A.读/写 B.无读/写 C.只读 D.只写
8.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输
出端数为 。
A.1 B.2 C.3 D.8
9.欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输
入端数为 。
A.4 B.2 C.3 D.8 10.只读存储器ROM在运行时具有 功能。 A.读/无写 B.无读/写 C.读/写 D.无读/无写
11.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容 。 A.全部改变 B.全部为0 C.不可预料 D.保持不变
12.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容 。 A.全部改变 B.全部为1 C.不确定 D.保持不变 13.一个容量为512×1的静态RAM具有 。
A.地址线9根,数据线1根 B.地址线1根,数据线9根 C.地址线512根,数据线9根 D.地址线9根,数据线512根 14.用若干RAM实现位扩展时,其方法是将 相应地并联在一起。 A.地址线 B.数据线 C.片选信号线 D.读/写线 15.PROM的与陈列(地址译码器)是 。
A.全译码可编程阵列 B. 全译码不可编程阵列 C.非全译码可编程阵列 D.非全译码不可编程阵列 一、 判断题(正确打√,错误的打×)
1.实际中,常以字数和位数的乘积表示存储容量。( )
2.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。( ) 3.动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。( ) 4.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。( ) 5.所有的半导体存储器在运行时都具有读和写的功能。( ) 6.ROM和RAM中存入的信息在电源断掉后都不会丢失。( )
7.RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )
8.存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。( ) 9.PROM的或阵列(存储矩阵)是可编程阵列。( )
10.ROM的每个与项(地址译码器的输出)都一定是最小项。( )
三、填空题
1.存储器的 和 是反映系统性能的两个重
第九章答案
一、选择题 1. BD 2. D 3. C 4. C 5. C 6. C 7. A 8. D
9. B 10. A 11. D 12. C 13. A 14. CD 15 .B
二、判断题
1.√ 2.√ 3.√ 4. × 5.× 6.× 7.× 8.√ 9.√ 10.√
三、填空题
1. 存储容量 存取时间
第十章(共选择、判断共21题)
一、选择题
1.PROM和PAL的结构是 。
A.PROM的与阵列固定,不可编程 B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程
2.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有 。A.触发器 B.晶体管 C.MOS管 D.电容
3.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于 。 A. 组合逻辑电路 B.时序逻辑电路 C.存储器 D.数模转换器 4.PLD器件的基本结构组成有 。
A. 与阵列 B.或阵列 C.输入缓冲电路 D.输出电路 5.PLD器件的主要优点有 。
A. 便于仿真测试 B.集成密度高 C.可硬件加密 D.可改写 6.GAL的输出电路是 。
A.OLMC B.固定的 C.只可一次编程 D.可重复编程 7.PLD开发系统需要有 。
A.计算机 B.编程器 C.开发软件 D.操作系统 8.只可进行一次编程的可编程器件有 。 A.PAL B.GAL C.PROM D.PLD 9.可重复进行编程的可编程器件有 。
A.PAL B.GAL C.PROM D.ISP-PLD 10.ISP-PLD器件开发系统的组成有 。
A.计算机 B.编程器 C.开发软件 D.编程电缆
11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 。 A.PAL B.GAL C.PROM D.PLA
二、判断题(正确打√,错误的打×)
1.PROM不仅可以读,也可以写(编程),则它的功能与RAM相同。( ) 2.PAL的每个与项都一定是最小项。( )
3.PAL和GAL都是与阵列可编程、或阵列固定。( ) 4.PAL可重复编程。( )
5.PAL的输出电路是固定的,不可编程,所以它的型号很多。( ) 6.GAL的型号虽然很少,但却能取代大多数PAL芯片。( )
7.ABEL语言是一种通用的硬件描述语言(HDL),用于PLD的开发。( ) 8.GAL不需专用编程器就可以对它进行反复编程。( )
9.在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它与RAM随机存取存储器的功能相同。( )
10.PLA是全场可编程(与、或阵列皆可编程)的可编程逻辑器件,功能强大,便于使用,因此被普遍使用。( )
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库数字电路习题库(3)在线全文阅读。
相关推荐: