77范文网 - 专业文章范例文档资料分享平台

数字电路习题库(2)

来源:网络收集 时间:2019-02-17 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

13.欲使D触发器按Qn+1=Qn工作,应使输入D= 。

A.0 B.1 C.Q D.Q

14.下列触发器中,克服了空翻现象的有 。

A.边沿D触发器 B.主从RS触发器 C.同步RS触发器 D.主从JK触发器 15.下列触发器中,没有约束条件的是 。

A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触发器

16.描述触发器的逻辑功能的方法有 。 A.状态转换真值表 B.特性方程 C.状态转换图 D.状态转换卡诺图 17.为实现将JK触发器转换为D触发器,应使 。

A.J=D,K=D B. K=D,J=D C.J=K=D D.J=K=D

18.边沿式D触发器是一种 稳态电路。 A.无 B.单 C.双 D.多

二、判断题(正确打√,错误的打×) 1.D触发器的特性方程为Qn+1=D,与Qn

无关,所以它没有记忆功能。( ) 2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )

3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )

4. 主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( ) 5. 若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用

T触发器,且令T=A。( )

6. 由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。

7. 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )

三、填空题

1.触发器有 个稳态,存储8位二进制信息要 个触发器。 2.一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S= 且R= 的信号。

3.触发器有两个互补的输出端Q、Q,定义触发器的1状态为 ,0状态

为 ,可见触发器的状态指的是 端的状态。 4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件

是 。

5.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 ,触发方式为 式或 式的触发器不会出现这种现象。

第四章答案

一、选择题

1. B

2. C 3. C 4. D 5. BD 6. AD 7. C 8. C

9. ABDE 10. ACDE 11. BCD 12. BCE 13. D 14. ABD 15. D

16. ABCD 17. A 18. C

二、判断题

1.× 2.√ 3.√ 4.√6.× 7.×

三、填空题 1.2 8 2.0 0 3.Q=1、

Q=0 Q=0、Q=14.RS=0

5.空翻 主从式 边沿式

第五章(选择、判断共15题) 一、选择题

× Q

1.脉冲整形电路有 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.555定时器 2.多谐振荡器可产生 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 3. 石英晶体多谐振荡器的突出优点是 。

A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭 4.TTL单定时器型号的最后几位数字为 。 A.555 B.556 C.7555 D.7556 5.555定时器可以组成 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.JK触发器

6.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压

为 。

A.3.33V B.5V C.6.66V D.10V 7.以下各电路中, 可以产生脉冲定时。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡器

二、判断题(正确打√,错误的打×)

1.施密特触发器可用于将三角波变换成正弦波。( ) 2.施密特触发器有两个稳态。( )

3.多谐振荡器的输出信号的周期与阻容元件的参数成正比。( ) 4.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。( ) 5.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( ) 6.单稳态触发器的暂稳态维持时间tW表示,与电路中RC成正比。( )

7.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。( )

8.施密特触发器的正向阈值电压一定大于负向阈值电压。( )

三、填空题

1.555定时器的最后数码为555的是 产品,为7555的是 产品。 2.施密特触发器具有 现象,又称 特性;单稳触发器最重 要的参数为 。

3.常见的脉冲产生电路有 ,常见的脉冲整形电路有 、 。

5. 4.为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态。

第五章答案

一、选择题 1.BC 2.B 3.C 4.A 5.ABC 6.B 7.B

二、判断题

1.× 2.√ 3.√ 4.× 5.× 6.√ 7.× 8.√

三、填空题

1. TTL CMOS

2. 回差 电压滞后 脉宽

3. 多谐振荡器 单稳态触发器 施密特触发器4. 石英晶体 暂稳态

第六章(选择、判断共25题)

一、选择题

1.下列表达式中不存在竞争冒险的有 。

A.Y=B+AB B.Y=AB+BC C.Y=ABC+AB D.Y=(A+B)AD

2.若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.50

3.一个16选一的数据选择器,其地址输入(选择控制输入)端有 个。 A.1 B.2 C.4 D.16 4.下列各函数等式中无冒险现象的函数式有 。

A.F?BC?AC?AB B.F?AC?BC?AB C.F?AC?BC?AB?AB

D.F?BC?AC?AB?BC?AB?AC E.F?BC?AC?AB?AB 5.函数F?AC?AB?BC,当变量的取值为 时,将出现冒险现象。 A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0

6.四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为

Y= 。

A.A1A0X0?A1A0X1?A1A0X2?A1A0X3 B.A1A0X0 C.A1A0X1 D.A1A0X3 7.一个8选一数据选择器的数据输入端有 个。

A.1 B.2 C.3 D.4 E.8 8.在下列逻辑电路中,不是组合逻辑电路的有 。 A.译码器 B.编码器 C.全加器 D.寄存器 9.八路数据分配器,其地址输入端有 个。

A.1 B.2 C.3 D.4 E.8 10.组合逻辑电路消除竞争冒险的方法有 。

A. 修改逻辑设计 B.在输出端接入滤波电容 C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰

11.101键盘的编码器输出 位二进制代码。 A.2 B.6 C.7 D.8

12.用三线-八线译码器74LS138实现原码输出的8路数据分配器,应 。 A.STA=1,STB=D,STC=0 B. STA=1,STB=D,STC=D C.STA=1,STB=0,STC=D D. STA=D,STB=0,STC=0

13.以下电路中,加以适当辅助门电路, 适于实现单输出组合逻辑电路。 A.二进制译码器 B.数据选择器 C.数值比较器 D.七段显示译码器

14.用四选一数据选择器实现函数Y=A1A0?A1A0,应使 。 A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0 C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0

15.用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=A2?A2A1,应 。 A.用与非门,Y=Y0Y1Y4Y5Y6Y7 B.用与门,Y=Y2Y3

C.用或门,Y=Y2?Y3 D.用或门,Y=Y0?Y1?Y4?Y5?Y6?Y

7

二、判断题(正确打√,错误的打×)

1.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( ) 2.编码与译码是互逆的过程。( )

3.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( ) 4.液晶显示器的优点是功耗极小、工作电压低。( ) 5.液晶显示器可以在完全黑暗的工作环境中使用。( )

6.半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。( ) 7.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( ) 8.数据选择器和数据分配器的功能正好相反,互为逆过程。( ) 9.用数据选择器可实现时序逻辑电路。( )

10.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )

三、填空题

1.半导体数码显示器的内部接法有两种形式:共 接法和共 接法。

2.对于共阳接法的发光二极管数码显示器,应采用 电平驱动的七段显示译码器。3.消除竟争冒险的方法有 、 、

第六章答案

一、选择题 1.CD 2.B 3.C 4.D 5.ACD

6.A 7.E 8.D 9.C 10.AB 11.C 12.ABC 13.AB 14.A 15.AB

二、判断题

1.× 2.√ 3.√ 4.√ 5.× 6.√ 7.√ 8.√ 9.× 10.×

三、填空题 1. 阴 阳 2. 低电平

修改逻辑设计 接入滤

第七章(选择、判断共30题)

一、选择题

1.同步计数器和异步计数器比较,同步计数器的显著优点是 。

A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。2.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。 A.4 B.5 C.9 D.20 3.下列逻辑电路中为时序逻辑电路的是 。

A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 4. N个触发器可以构成最大计数长度(进制数)为 的计数器。 A.N B.2N C.N2 D.2N 5. N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 6.五个D触发器构成环形计数器,其计数长度为 。 A.5 B.10 C.25 D.32

7.同步时序电路和异步时序电路比较,其差异在于后者 。 A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 8.一位8421BCD码计数器至少需要 个触发器。 A.3 B.4 C.5 D.10

9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进

制计数器,最少应使用 级触发器。 A.2 B.3 C.4 D.8

10.8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。 A.1 B.2 C.4 D.8

11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要 个触发器。A.2 B.6 C.7 D.8 E.10

12.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉

冲,欲构成此分频器至少需要 个触发器。 A.10 B.60 C.525 D.31500

13.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完

成该操作需要 时间。

A.10μS B.80μS C.100μS D.800ms

14.若用JK触发器来实现特性方程为Qn?1?AQn?AB,则JK端的方程为 。 A.J=AB,K=A?B B.J=AB,K=AB C.J=A?B,K=AB D.J=AB,K=AB 15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。 A.3 B.4 C.5 D.10

16.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库数字电路习题库(2)在线全文阅读。

数字电路习题库(2).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/478293.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: