学位论文
硕士论文嵌入式视频监控系统的FPGA图像处理子系统设计
【14】。
第一层次是行为描述。主要是考虑系统的结构及其工作过程是否能达到系统设计规格的要求。
第二层次是RTL方式描述。又称为寄存器传输描述(又称数据流描述)。导出系统的逻辑表达式,为逻辑综合作准备。
第三层次是逻辑综合。就是利用逻辑综合工具,将RTL方式描述的程序转换成用基本逻辑元件表示的文件(门级网表)。综合后就要优化和布局布线及器件编程下载。2.3.2VerilogHDL语言的特点
目前世界上使用最多的有两种硬件描述语言,一种是本文采用的VerilogHDL语言,另一种则是VHDL语言。
VHDL是由美国军方组织开发的,并且在1987年就已经成为IEEE标准,这比,VerilogHDL早了8年。它与VerilogHDL有很多相同之处,最重要的就是它们都可以借助类似高级语言的特性来抽象描述数字电路的结构和功能,都可以对设计出来的电路进行仿真和验证,以确保电路的正确性,以及都可以实现电路描述与工艺实现的分离。简单地说,它们都可以帮助工程师完成复杂数字电路的设计。但是他们又各自有着不同的特点:
(1)VerilogHDL的语法规则与C语言十分相像,而VHDL的语法类似于ADA语言,优于C语言有着广泛的使用群体,作为电子工程师几乎都学过这门语言,因而电子工程师们可以比较容易地掌握VerilogHDL.与此相反,有过ADA语言使用经历的电子工程师并不多。因此电子工程师们普遍认为VerilogHDL无论从学习或者使用上都比VI-I简单。
(2)VerilogHDL不支持用户自定义数据类型,而VHDL则支持这一功能。这使得VHDL同VerilogHDL相比,可以更好地在较高的抽象级别上描述数字电路系统。因此L在设计百万门的大规模数字电路时,使用VHDL往往会取得更好的效果。
(3)VerilogHDL在门级和开关机的描述方面远比VHDL强大,所以即使是VHDL的设计环境,在底层实质上也是有VedlogHDL描述的器件库所支持的【I51。
(4)VerilogHDL对语法的要求比VHDL宽松的多,语法检查也并不严格,因此在使用VerilogHDL设计电路时要特别注意代码的写法,否则很容易出现综合后的电路功能与预想的功能不一致的情况,或者造成竞争冒险现象。VHDL对语法的检查十分严格,这使得VHDL设计出来的电路更可靠,一般不会出现前面阐述的那种不一致或者竞争冒险的现象,但代价是VHDL的代码比VerilogHDL的代码更加繁琐。
(5)VerilogHDL自身就带有用于仿真的指令,例如可以随时监测信号的变化;但VHDL自身并没有类似的指令,调试程序只能依靠仿真工具的支持。
综合考虑以上各点的比较,本文将主要采用VerilogHDL语言进行编程。
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库嵌入式视频监控系统的FPGA图像处理子系统设计(15)在线全文阅读。
相关推荐: