77范文网 - 专业文章范例文档资料分享平台

DDR的基本原理与工作过程(5)

来源:网络收集 时间:2021-04-05 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

DDR SDRAM的简介 DDR内存是更先进的SDRAM。SDRAM只在时钟周期的上升沿传输指令、地址和

数据。而DDR内存的数据线有特殊的电路,可以让它在时钟的上、下沿都传输数据。所以DDR在每个时钟周期可以传输两个数据,而SDRAM只能传输一个数据。举例来说,DDR266能提供266 MHz×2×4 B=2.1 GB/s的内存带宽。另外,由于它是基于SDRAM的设计制造技术,因此厂房、流水线等设备的更新成本可降到最低。这就使得DDR SDRAM的价格比普通的SDRAM贵不了多少(10%)。因此,DDR SDRAM在当前得到了非常广泛的应用。

DDR SDRAM与SDRAM的区别 DDR SDRAM与SDRAM的不同主要体现在以下几个方面:

(1) 初始化。SDRAM在开始使用前要进行初始化,这项工作主要是对模式寄存器进行设置,即MRS。DDR SDRAM与SDRAM一样,在开机时也要进行MRS,不过由于操作功能的增多,DDR SDRAM在MRS之前还增加了一个扩展模式寄存器设置(EMRS)过程。这个扩展模式寄存器对DLL的有效与禁止、输出驱动强度等功能实施控制。

(2) 时钟。前面介绍SDRAM时已经看到,SDRAM的读/写采用单一时钟。在DDR SDRAM工作中要用差分时钟,也就是两个时钟,一个是CLK,另一个是与之反相的CK#。

CK#并不能被理解为第二个触发时钟(可以在讲述DDR原理时简单地这么比喻),它能起到触发时钟校准的作用。由于数据是在CLK的上下沿触发的,造成传输周期缩短了一半,因此必须要保证传输周期的稳定以确保数据的正确传输,这就要求对CLK的上下沿间距要有精确的控制。但因为温度、电阻性能的改变等原因,CLK上下沿间距可能发生变化,此时与其反相的CK#就起到纠正的作用(CLK上升

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库DDR的基本原理与工作过程(5)在线全文阅读。

DDR的基本原理与工作过程(5).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1204672.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: