QuartusII原理图输入法设计与实现
当半加器的2个输入端都输入0时,即A=B=0时,则有输出:半加和S=0,进位端C=0。
当半加器2个输入端有一个为1时,即A=1,B=0 或A=0,B=1时,则有输出:半加和S=1,进位端C=0。
当半加器2个输入端都为1时,即A=B=1时,则有输出:半加和S=0,进位端进位C=1。
输入结果存在冒险。
[全加器]
设置输入周期如下:
1.工作频率f=1KHz,此时周期T=1000us,存在冒险,仿真结果如下:
2.工作频率f=10MHz,此时周期T=100ns,存在冒险,但此时结果出现明显错误,仿真结果如下:
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库北邮数电实验上 实验一(5)在线全文阅读。
相关推荐: