77范文网 - 专业文章范例文档资料分享平台

硬件描述语言上机作业(2)

来源:网络收集 时间:2019-04-15 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

initial begin repeat(6) begin

#10 coin=3'b000; #10 coin=3'b001;

#10 coin=3'b010;#10

coin=3'b001;#10

coin=3'b001;#10 coin=3'b001;#10 coin=3'b001;#10

else

case (current) s0:if(a) current<=s1; else current<=s0; s1:if(a) current<=s1; else current<=s2; s2:if(a) current<=s1; else current<=s3; s3:if(a) current<=s4; coin=3'b010;#10 coin=3'b010;#10 coin=3'b010;#10

coin=3'b010;

#10 coin=3'b101;#10

coin=3'b101;#10 coin=3'b101;#10 coin=3'b101;#10

coin=3'b101; end end always #5 clk=~clk; initial #3000 $finish; initial

$monitor($time,\%b,rst=%b\endmodule

2·状态机

利用状态机设计一个“10011”序列检测器,该检测器具有如下行为:在每一个时钟下降沿检查输入数据,当输入数据序列为“10011”时,输出asm被置为1;其余情况asm为0。 要求:画出fsm(有限状态机) 设计代码:

module status_10011(a,clk,rst,asm); input a,clk,rst; output asm;

parameter [2:0] s0 =3'b000, s1 =3'b001, s2 =3'b010, s3 =3'b011, s4 =3'b100, s5 =3'b101; reg [2:0] current; always @ (negedge clk) begin if(rst) current=s0;

else current<=s0; s4:if(a) current<=s5; else current<=s2; s5:if(a) current<=s1; else current<=s2; endcase end

assign asm = (current == s5) ? 1 : 0; endmodule 仿真代码: `timescale 1ns/1ns module status_10011_tb; reg a,clk,rst; wire asm;

status_10011 U1(.a(a),.clk(clk),.rst(rst),.asm(asm)); initial begin

a=0;clk=1;rst=1; end always #5 clk=~clk; always #21 a=~a; initial begin #30 rst=0; #200 rst=1; end initial

$monitor($time,\endmodule

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库硬件描述语言上机作业(2)在线全文阅读。

硬件描述语言上机作业(2).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/599538.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: