77范文网 - 专业文章范例文档资料分享平台

基于NIOSII的I2C总线接口技术(7)

来源:网络收集 时间:2019-03-28 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

基于NIOS II的IC总线接口设计

2

图4-11 JTAG UART设置

4.3.5 加入I2C总线的SCL和SDA总线

加入两个PIO接口,然后定义为I2C总线的两条总线SCL,SDA。其中SCL为单向总线,只为输出;SDA为双向数据传输总线。

图4-12 I2C时钟总线SCL

26

基于NIOS II的IC总线接口设计

2

图4-13 I2C数据总线SDA

4.3.6 地址自动分配

添加完元件成后,要为每个外设分配及地址和中断请求优先级(IRQ)。SOPC Builder 提供Auto-Assign Base Addresses和Auto-Assign IRQs命令,这两个命令可分别简单分配外设基地址和中断优先级。所有组件添加完毕后进行编译[19]。

图4-14 SOPC编译图

编译成功后,就可以退出SOPC Builder。

重新进入Quartus Ⅱ界面,在电路上双击左键,弹出器件添加的工具栏,选择刚刚编译好的Nios Ⅱ内核,放置在空白处。

27

基于NIOS II的IC总线接口设计

2

图4-15 定义的kernel

为了使系统运行起来,还需要配置一个锁相环PLL。在空白处双击左键点击MegaWizard Plug选项。选择Create a new custom megafunction variation选项进入插件选择,选择I/O下面的ALTPLL,在右侧命名为PLL选择Verilog HDL选项点击下一步完成[20]。

图4-16 添加PLL

设置PLL如图,开发板上的晶振为20M,这里选择5倍倍频100M.

28

基于NIOS II的IC总线接口设计

2

图4-17 锁相环倍频设置

将配置好的PLL模块放置在电路中。将Nios Ⅱ内核与PLL连接并引出引脚,全部完成后如图。

图4-18 整体电路

接下来为画好的硬件电路分配引脚。这里使用TCL脚本文件进行配置。完成后编译。

图3-19 配置引脚

到此硬件配置完毕。

29

基于NIOS II的IC总线接口设计

2

4.4 本章小结

本章详细介绍了使用Quartues II来配置SOPC,使用Nios II内核来构建I2C总线接口的方法,着重介绍了SOPC的设置,是对I2C嵌入式硬件设置的一个详细介绍,为后续的Nios II软件编程奠定了基础。

30

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库基于NIOSII的I2C总线接口技术(7)在线全文阅读。

基于NIOSII的I2C总线接口技术(7).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/549757.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: