77范文网 - 专业文章范例文档资料分享平台

TSMC工艺的_版图教程(7)

来源:网络收集 时间:2019-03-16 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

———————————————————————————————— 快捷键

K 尺寸距离 (shift + k撤销尺寸) S修整

M 移动 选上后右键可旋转

Z 放大(ctrl+z 放大两倍,shift +z 缩小两倍) Shift 选择多个器件

Shift+F 显示NMOS和PMOS器件的版图

O 打孔(pmos管衬底属性选择M1_NWELL nmos管选择M1_SUB 金属和poly打孔属性选择M1_POLY1)

三、后端验证和提取

后端仿真首先要DRC,然后LVS,然后PEX提取寄生参数。最后用Hspice仿真器仿真提取参数后的网表。 这里主要用到的是calibre工具

1、 DRC

(上面工具栏中calibre—选择Run DRC)弹出下面窗口

Runset File是RUN DRC时需要填入的一些设置,方便于下次RUN,可直接取消掉

DRC主要设置rules的位置和DCR Run的路径 [其余的都默认]

31

Rules这里选择TSMC库文件中calibre文件下的calibre.drc

(这里的DRC Run Directory 是自己创建的一个文件夹,su xue~cd /home/xue ~ mkdir drc)[这里dcr改为verify/dcr]

然后点击Run DRC 弹出以下窗口

(运行完成之后的弹出的窗口)

点开看,如果是area coverage 那就是覆盖率的问题,这种错误不用理会。[比如上图中得这8个错误是没关系的]

2、Run LVS

同样Runset File点取消 设置rules和input的netlist

32

【新】[lvs改为verify/lvs]

Inputs—Netlist 这里选择Export from schematic viewer

点击run LVS后弹出以下窗口

33

如果是绿色笑脸则表示LVS通过,表示版图和schematic原理图是匹配的,说明我们的版图没有画错。如果是红色脸蛋,表示有错误,那要点开看具体的错误说明,再排除错误。

3、Run PEX

同样Runset File点取消 Rules设置

[新]/home/gengliang/ic/verify/pex

Inputs--netlist设置Export from schematic view选上

Outputs—extraction type选择R+C(即提取寄生电阻和电容),format这里选择hspice(用于Hspice仿真器仿真)

(如果后仿是用spectre仿真器仿真,那么format这里选择CALIBREVIEW )

34

[NEW]

35

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库TSMC工艺的_版图教程(7)在线全文阅读。

TSMC工艺的_版图教程(7).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/527859.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: