77范文网 - 专业文章范例文档资料分享平台

格雷码crosoft Word 文档(2)

来源:网络收集 时间:2019-03-09 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

//以上代码实现了unsigned int型数据到格雷码的转换,最高可转换32位自然二进制码,超出32位将溢出。 static int DecimaltoGray( int x) {

return x^(x>>1); }

//以上代码实现了 int型数据到格雷码的转换,最高可转换31位自然二进制码,超出31位将溢出。

上述代码即可用于VC控制程序中,也可以用于单片机控制程序中。在单片机程序设计时,若采用汇编语言编程,可以按相同的原理设计程序;若采用C语言编程,则可以直接利用上述代码,但建议用unsigned int函数。

B)、verilog实现法

module bin_to_gray(clk,rst,bin_in,gray_out); input clk,rst; input [3:0]bin_in; output [3:0]gray_out;

reg [3:0]gray_out;

always @ (posedge clk) begin

if(rst)

gray_out<='bz; else

gray_out<=bin_in^(bin_in>>1); end endmodule

测试模块:

`timescale 1ns/1ps module bin_to_gray_tb; reg clk,rst;

reg [3:0] bin_in; wire [3:0] gray_out;

always #10 clk=~clk;

initial

begin

clk<=0; rst<=0; #20 rst<=1;

#30 rst<=0; #500 $stop; end

always@(posedge clk) begin

if(rst)

bin_in<=0; else

bin_in<=bin_in+1; end

bin_to_gray bin_to_gray1(clk,rst,bin_in,gray_out); endmodule 仿真波形图:

由于在程序中gray_out用寄存器打了一拍(gray_out<=bin_in^(bin_in>>1);) 所以,gray_out的波形要比bin_in延后一拍。

如果想要时钟对其的话,在模块中直接将gray_out定义为wire型, 然后用一句assign gray_out=bin_in^(bin_in>>1);就可以了!

不过似乎在时序逻辑中输出一般都习惯用寄存器打一拍,至于原因,大概是为了信号同步,或者消除毛刺,避免亚稳态的出现吧!这个我还不是很清楚,以后慢慢理解!

关于格雷码的在在verilog设计中的应用,我目前知道的,在FSM的设计中用的比较多些,它与独热码相比更节省资源。当然在FSM中用它的时候不会用二进制码转来转去,直接拿来用就可以。

这里所说的二进制转格雷码主要是在后面设计的异步FIFO中判断空满时用的! 到时候再说!

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库格雷码crosoft Word 文档(2)在线全文阅读。

格雷码crosoft Word 文档(2).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/501862.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: