77范文网 - 专业文章范例文档资料分享平台

0523 eda实验报告(组合电路设计)

来源:网络收集 时间:2018-12-29 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

电子设计自动化课程实验报告

学号:08291117

姓名: 图尔荪。依明

班级:电气0804

任课老师:李景新

EDA第二次实验报告

第二次实验报告

2

EDA第二次实验报告

组合电路设计(一)

课题:设计一个四位全加器,进位输出是快速进位位

一、 实验内容

设计一个四位的全加器,进位输出是快速进位位;

二、 实验设计及过程

(1) 设计思路

快速进位加法器,也就是超前进位加法器,其原理简单地说就是使各位的进位直接由加数和被加数来决定,即有如下逻辑表达式:

Ci?AiBi?AiCi?1?BiCi?1?AiBi?(Ai?Bi)Ci?1

而不需要依赖低位进位。

逻辑表达式解释:当第i位被加数Ai和加数Bi均为1时,有

AiBi?1,由“或”的原理可知,不论低位运算(Ai?Bi)Ci?1结果

如何,本位必然有进位输出(C1时,有

AiBi?0i?1)。当Ai和Bi中只有一个为

。所以,四

且Ai?Bi?1,因此Ci?Ci?1位二进制全加器的“和”与“进位”相结合,可得到表达式:

3

EDA第二次实验报告

Si?Ai?Bi?Ci?1

从而构成快速进位加法器。 (2) 流程图

4 EDA第二次实验报告

(3) 程序 LIBRARY IEEE;

USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL;

ENTITY quanjiaqi IS

PORT(A0,A1,A2,A3,B0,B1,B2,B3,Ci:IN STD_LOGIC; S0,S1,S2,S3,Co:OUT STD_LOGIC );

END quanjiaqi;

ARCHITECTURE beth OF quanjiaqi IS BEGIN

PROCESS(A0,A1,A2,A3,B0,B1,B2,B3,Ci) VARIABLE U0,U1,U2:STD_LOGIC; BEGIN

S0<=(A0 xor B0) xor Ci;

U0:=(A0 AND B0) OR ((A0 OR B0) AND Ci);

S1<=(A1 xor B1) xor U0;

U1:=(A1 AND B1) OR ((A1 OR B1) AND A0 and B0) or

((A1 or B1) and (A0 or B0) and Ci);

5

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库0523 eda实验报告(组合电路设计)在线全文阅读。

0523 eda实验报告(组合电路设计).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/396513.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: