77范文网 - 专业文章范例文档资料分享平台

移位相加型8位硬件乘法器设计

来源:网络收集 时间:2020-06-06 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

合 肥 学 院

课 程 设 计 报 告

题 目:移位相加型8位硬件乘法器

系 别: 电子信息与电气工程系

专 业: 通信工程

班 级: 13通信工程(1)班

学 号:

姓 名:

导 师: 石朝毅

成 绩:

2016年 6 月 11

日 移位相加型8位硬件乘法器设计

摘要

本次设计是基于时序结构的8位移位相加型乘法器,使用软件QuartusII进行仿真设计。完成此乘法器,我们需要首先设计该乘法器的组件,包括REGSHT模块、SREG8BT模块、AND8B模块和ADDER8BT模块,并对所有元件进行仿真,无误后可进行乘法器的设计。设计方法使用的是元件例化,具体原理是通过逐项相加来实现乘法功能,最终完成整体的VHDL程序设计并仿真。

关键词:时序;乘法器;元件例化

目录

第一章 前言 ............................................................................................................................... 1 1.1设计概述 ........................................................................................................................... 1 1.1.1问题提出与原理 ........................................................................................................ 1 1.1.2设计需要 .................................................................................................................... 1 第二章 设计过程及结果 ........................................................................................................... 2 2.1设计思路 ........................................................................................................................... 2 2.1.1设计须知 .................................................................................................................... 2 2.1.2基本步骤 .................................................................................................................... 2 2.2设计代码及仿真 ............................................................................................................... 3 2.2.1元件REGSHT设计代码及仿真结果 ......................................................................... 3 2.2.2元件SREG8BT设计代码及仿真结果 ....................................................................... 4 2.2.3元件AND8B设计代码及仿真结果 .......................................................................... 5 2.2.4元件ADDER8BT设计代码及仿真结果 .................................................................... 7 2.2.5总模块设计代码及仿真结果 .................................................................................... 8 第三章 总结 ............................................................................................................................. 11 致谢 ........................................................................................................................................... 12

第一章 前言

1.1设计概述

1.1.1问题提出与原理

采用元件例化的设计方法,设计一个移位相加型8位硬件乘法器设计。下图所示为一个基于时序结构的8位移位相加型乘法器。

图1设计原理图

1.1.2设计需要

(1)元件REGSHT设计,并仿真; (2)元件SREG8BT,并仿真; (3)元件AND8B,并仿真; (4)元件ADDER8BT,并仿真;

(5)整体VHDL程序设计,包括元件例化,并仿真。

1

第二章 设计过程及结果

2.1设计思路

2.1.1设计须知

首先建立文件夹在软件工作的环境下,注意对于不同的器件的设计不能放在同一个文件夹当中这样会造成编译时出现混乱的错误现象。对于每个元器件的设计有两种方法:可以利用原理图输入法,或者利用文本输入法进行设计。本次设计使用的是文本输入法。要注意在写文本输入时要注意实体名与你程序中名字一致。然后,依次按照实验指导书的步骤进行设计。先功能仿真,然后时序仿真,最后下载编译。 2.1.2基本步骤

(1)为本项设计建立文件夹任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有文件的文件夹,此文件夹将被EDA软件默认为工作库(Work Library)。一个设计项目可以包含多个设计文件,一般不同的设计项目最好放在不同的文件夹中。注意:文件名不能用中文,且不可带空格。

(2)输入设计项目和存盘

a.打开Quartus II,单击“File”菜单,将鼠标移到New Project Wizard?选项并单击,

b.选择File--New,选择原理图编辑器,双击“Block Diagram/Schematic File”,或者选中该项后单击“OK”按钮。(或者选择File ?New,选择VHDL File进行文本设计)

(3)选择目标器件并编译,在Assignments选项的下拉菜单中选择器件选择项Device...,在Family(器件序列栏)中选定目标器件对应的序列名,EP1C6对应的是Cyclone系列。在Available Devices里选择EP1C6Q240C8(有时需要把 Show advanced devices的勾消去,以便显示出所有速度级别的器件)。注意:所选器件必须与目标板的器件型号完全一致。

(4)在总VHDL程序中需要将要用到的之前设计好的元件添加到当前工程中来,添加方法如下:Project—Add/Remove File in Project,找到之前的元件

2

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库移位相加型8位硬件乘法器设计在线全文阅读。

移位相加型8位硬件乘法器设计.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/1094160.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: