第六章 自我检查题
一、填空题
1. 对于时序逻辑电路来说,某时刻的输出状态不仅取决于该时刻的 输入信号 ,而且还取决于电路的 原有状态 ,因此,时序逻辑电路具有 记忆 性。
2. 时序逻辑 存储 电路由 组合逻辑 电路和电路两部分组成, 存储 电路必不可少。 3. 描述同步时序逻辑电路的三组方程分别是 输出方程 、 驱动方程 、 状态方程 。 4. 计数器按计数进制分:有 二 进制计数器、 十 进制计数器和 任意 进制计数器。 5. 集成计数器的清零方式分为 异步置0 和 同步置0 ;置数方式分为异步置数和同步
置数。
6. 计数器中各触发器的时钟脉冲是同一个,触发器状态更新时同时的,这种计数器称为
同步计数器 。
7. 一个4位二进制加法计数器的起始计数状态Q3Q2QQ10?1010,当最低位接收到4个计
数脉冲时,输出状态Q3Q2Q1Q0? 1110 。
8. 求二进制计数器最大计数值:1位计数器21?1?1;2位计数器2?1?3;3位计数
器2?1?7;4位计数器2?1?15;5位计数器2?1?32。
39. 求二进制计数器的模:1位计数器21?2;2位计数器2?4;3位计数器2?8;4
4834522位计数器2?16;8位计数器2?256。
10.具有移位功能的寄存器称为 移位寄存器 ;它又可分为 左移位寄存器 、 右移位寄存器 和 双向移位寄存器 。
11.4位移位寄存器可寄存 4 个数码,若将这些数码全部从串行输出端输出时,需输入 4 个移位脉冲。
12.按事先规定的脉冲顺序输出的电路称为 顺序脉冲发生器 。 二、判断题
1.由触发器组成的电路是时序逻辑电路。V
2.时序逻辑电路由触发器和组合逻辑电路组成。V
3.在同步计数器中,各触发器的时钟脉冲CP都相同。V
4.同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。X 5.十进制计数器由十个触发器组成。X 6.异步计数器的计数速度最快。X
7.异步计数器中的各个触发器必须具有翻转功能。V
8.同步计数器和异步计数器串行级联后为异步计数器。V 9.4为二进制计数器也是一个十六分频电路。V 10.4位二进制计数器表示的数值范围为0~15。V
11.只有十进制计数器才能用反馈归零法或反馈置数法构成任意进制计数器。XX 12.双向移位寄存器可同时执行左移和右移功能。 三、选择题
1.时序逻辑电路主要组成电路是B
A.与非门和或非门 B.触发器和组合逻辑电路 C.施密特触发器和组合逻辑电路 D.整形电路和多谐振荡器
2.构成计数器的主要电路是C
A.与非门 B.或非门 C.触发器 D.组合逻辑电路
3.一个三进制计数器和一个八进制计数器串接起来后的最大计数值为C A.7 B.19 C.23 D31
4.十进制计数器的有效状态共有D A.8个 B.9 C.16 D.10
5.利用集成计数器异步置0功能构成N进制计数器时,写二进制代码的数是A A.N B.N-1 C.2N D.2N
6.利用集成计数器的同步置数功能构成N进制计数器时,写二进制代码的数是B A.N B.N-1 C.2N D.2N 7.加/减计数器的功能是A
A.既能进行加法计数又能进行减法计数 B.加法计数和减法计数同时进行
C.既能进行二进制计数又能进行十进制计数 D.既能进行同步计数又能进行异步计数
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库数字电子技术复习资料6在线全文阅读。
相关推荐: