77范文网 - 专业文章范例文档资料分享平台

EDA实验报告(5)

来源:网络收集 时间:2021-04-05 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

实验报告,EDA

实验三 组合逻辑电路的Verilog HDL实现

实验内容:

1:参考相关资料,编写BCD-七段显示译码器、数据选择器、数据分配器、数字比较器的Verilog HDL程序,并实现其仿真;

2:在实验箱上设计八位七段数码管动态显示电路 module LED7(IN,led7); 4'b0011: led7<=7'b1001111;

4'b0100: led7<=7'b1100110; input [3:0] IN; //定义LED7的4位数据输入

4'b0101: led7<=7'b1101101; 端口

4'b0110: led7<=7'b1111101; output [6:0] led7;// 定义LED7的7位数据输

4'b0111: led7<=7'b0000111; 出端口

4'b1000: led7<=7'b1111111; reg[6:0] led7; //定义一个模块内部的暂存

4'b1001: led7<=7'b1101111; 变量

led7[6:0] always @(IN) begin //主块开始 default: led7<=0; //输入不在“0—9”时,case(IN) 数码管显示“0”

endcase 4'b0000: led7<=7'b0111111;//输入为“0”

时, 数码管显示“0” end //主块结束

endmodule 4'b0001: led7<=7'b0000110;//以下同理

4'b0010: led7<=7'b1011011;

2、数据选择器(4选1)

Module sele4_1(a,b,c,d,sel,f); Input a,b,c,d; Input [1:0]sel; Output f;

Assign f=sele4_1_fun(a,b,c,d,sel); Function sele4_1_fun; Input a,b,c,d; Input [1:0]sel;

Case(sel)

2’b00:sele4_1_fun=a; 2’b01:sele4_1_fun=b; 2’b10:sele4_1_fun=c; 2’b11:sele4_1_fun=d; Endcase

Endfunction Endmodule

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库EDA实验报告(5)在线全文阅读。

EDA实验报告(5).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1207243.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: